ASIC設(shè)計(jì)能力
數(shù)千萬(wàn)門(mén)的大型設(shè)計(jì)經(jīng)驗(yàn)
關(guān)鍵IP開(kāi)發(fā)
- NVMe,ECC,閃存控制,緩沖區(qū)管理,總線結(jié)構(gòu)等
IP處理
- CPU:ARM,Tensilica,ARC,Andes等
- PCIe核心和PHY:PLDA,Semtech,GUC,Phison等
- DDR控制器和PHY:Synopsys,GUC,Phison,Cadence等
- 總線結(jié)構(gòu):Arteris,Synopsys,GUC等
設(shè)計(jì)流程
- 低功耗,功耗模擬,Synthesis,STA,F(xiàn)ormal,Lint,CDC,DFT,ECO
FPGA實(shí)現(xiàn)與驗(yàn)證
設(shè)計(jì)驗(yàn)證能力
先進(jìn)的UVM方法
- 受主要模擬器支持
- 從IP到子系統(tǒng)再到整個(gè)芯片
覆蓋流
- 交叉檢查代碼覆蓋率和功能覆蓋率
約束隨機(jī)測(cè)試和直接測(cè)試模式
白盒錯(cuò)誤注入
第三方驗(yàn)證-IP集成環(huán)境
可重復(fù)使用的子塊監(jiān)控器組件
易于在獨(dú)特的靈活環(huán)境中切換定義/內(nèi)存映射/參考固件
固件開(kāi)發(fā)能力
企業(yè)PCIe-NVMe SSD固件開(kāi)發(fā)
- 數(shù)據(jù)完整性,IO限制,性能一致性
客戶端PCIe-NVMe SSD固件開(kāi)發(fā)
- 電源裝甲,電源節(jié)流,電源模式處理
PCIe / NVMe,SATA,eMMC / UFS主機(jī)接口
- IO命令調(diào)度,合規(guī)性和兼容性
ONFI / Toggle,eMLC/cMLC/TLC/3D NAND閃存
- 持續(xù)性/耐久性,分析,
NAND閃存和錯(cuò)誤減少算法
多處理器編程
良好的用戶體驗(yàn)基準(zhǔn)
從固件/ ASIC架構(gòu),F(xiàn)PGA驗(yàn)證,參考固件到批量生產(chǎn)的設(shè)計(jì)流程
